
GUC ha anunciado hoy que ha finalizado con éxito el primer controlador HBM4 y la primera IP PHY del mundo. Este chip de prueba se ha implementado utilizando la tecnología de proceso N3P de vanguardia de TSMC y la tecnología de encapsulado avanzado CoWoS-R.
IP HBM4 admite velocidades de datos de hasta 12 Gbps en todas las condiciones de funcionamiento. Al sacar partido de un diseño de intercalador patentado, GUC ha optimizado la integridad de la señal (SI) y la integridad de la potencia (PI) para lograr estas altas velocidades para todos los tipos de tecnología CoWoS. En comparación con HBM3, el PHY HBM4 de GUC ofrece un ancho de banda 2,5 veces mayor, a la vez que mejora la eficiencia energética 1,5 veces y la eficiencia de área 2 veces.
En línea con los anteriores IP HBM, GLink y UCIe de GUC, este IP HBM4 integra la solución de monitorización de interconexión de proteanTecs para proporcionar una alta visibilidad para probar y caracterizar el PHY, a la vez que mejora el rendimiento en campo y la fiabilidad de los productos finales.
Este hito refuerza aún más la amplia cartera de IPs avanzadas de GUC, incluidas sus IPs UCIe-A y GLink-3D de 32 Gbps. En conjunto, estas ofertas ofrecen una solución total completa en 2,5D y 3D, lo que permite a los clientes abordar las aplicaciones más exigentes en materia de IA, HPC (High Performance Computing) y otras.
«Estamos orgullosos de ser la primera empresa en haber grabado un controlador HBM4 de 12 Gbps y un IP PHY», afirmó Sean Tai, presidente de GUC. «Nuestro compromiso de ofrecer los mejores IPs y servicios 2.5D/3D sigue siendo firme. Al integrar los IPs HBM4, UCIe-A y GLink-3D, ofrecemos una solución integral que satisface las necesidades cambiantes de la industria de los semiconductores».
GUC IP HBM4 Aspectos destacados
- Firmado a 12 Gbps en toda la gama de condiciones de funcionamiento y ángulos
- Alta tasa de utilización del bus: ~90 % en acceso aleatorio de lectura/escritura
- Diseño de intercalador patentado para lograr el mejor SI/PI para todos los tipos de tecnología
- Integración por línea, modo en misión E/S y rendimiento del reloj y monitorización del estado por proteanTec
CoWoS
Vía: GUC