Rambus presenta su controlador HBM4E con 16 Gbps por pin y hasta 4,1 TB/s de ancho de banda

Rambus presenta su controlador HBM4E con 16 Gbps por pin y hasta 4,1 TB/s de ancho de banda

El proveedor de propiedad intelectual de semiconductores Rambus ha presentado su nuevo controlador de memoria HBM4E, una solución diseñada para impulsar la próxima generación de aceleradores de IA, GPU para centros de datos y sistemas de computación de alto rendimiento (HPC). La nueva IP eleva el rendimiento frente a la generación anterior gracias a velocidades de hasta 16 Gbps por pin, lo que supone un salto notable frente a los 10 Gbps por pin de HBM4.

Este avance permite alcanzar hasta 4,1 TB/s de ancho de banda por pila de memoria HBM, una cifra muy superior a la disponible en generaciones anteriores y que apunta directamente a las necesidades de GPU y aceleradores de IA de próxima generación. Tecnologías de este tipo serán clave en futuros chips del sector, incluidos productos como las GPU Rubin Ultra de NVIDIA o los aceleradores AMD Instinct MI500.

HBM4E aumenta el ancho de banda para los aceleradores de IA

El nuevo controlador HBM4E de Rambus supone aproximadamente un 60% más de rendimiento frente al controlador HBM4, gracias a la mejora de la velocidad de transferencia por pin y a la optimización del subsistema de memoria.

Cada pila de memoria puede alcanzar 4,1 TB/s de ancho de banda total, lo que permite alimentar con mayor eficacia a aceleradores de IA y GPU para centros de datos, donde el rendimiento suele estar limitado por la velocidad de acceso a memoria.

En configuraciones típicas de chips de IA con ocho stacks de memoria HBM4E, el sistema podría superar 32 TB/s de ancho de banda agregado, una cifra que ilustra la escala que están alcanzando los sistemas de memoria en el sector de IA y supercomputación.

Diseñado para arquitecturas avanzadas en empaquetado 2.5D y 3D

El controlador HBM4E está pensado para integrarse dentro de SoC de IA o chips personalizados para centros de datos, pudiendo combinarse con PHY estándar o soluciones TSV de terceros para construir un subsistema completo de memoria HBM.

Estas configuraciones suelen emplear encapsulados avanzados en 2.5D o 3D, donde varias pilas de memoria HBM se conectan a un interposer o base die que permite alcanzar niveles de ancho de banda imposibles con memoria tradicional.

Este tipo de arquitectura es habitual en aceleradores de IA modernos, donde la memoria HBM se sitúa físicamente muy cerca del silicio de GPU o acelerador, reduciendo latencias y aumentando el rendimiento en tareas de entrenamiento e inferencia de modelos de IA.

Rambus refuerza su posición en el mercado de IP de memoria

Con este lanzamiento, Rambus amplía su catálogo de propiedad intelectual para controladores de memoria de alto rendimiento, un mercado clave para fabricantes que diseñan GPU, aceleradores de IA o chips para HPC.

La compañía destaca que cuenta con más de un centenar de diseños basados en tecnologías HBM, lo que refleja la adopción creciente de este tipo de memoria en el sector de GPU y centros de datos.

El nuevo controlador HBM4E ya está disponible para licenciamiento por parte de empresas de semiconductores, y los primeros clientes de diseño anticipado pueden comenzar a integrarlo en sus próximos desarrollos de aceleradores de IA y chips de computación avanzada.

Vía: Wccftech

Sobre el autor